尊龙凯时

目今位置 :网站首页  / 新闻动态  / 已投企业动态
灿芯半导体推出USB IP完整解决计划
中国上海—2022年9月9日——一站式定制芯片及IP供应商——灿芯半导体日前宣布推出可用于ASIC/SoC的USB IP完整解决计划。该解决计划由一系列 USB 控制器和 PHY 组成,可以助力系统制造商、小我私家电脑原始装备制造商和IC公司等设计高质量的ASIC/SoC 产品。


USB(通用串行总线已经很是乐成地将打印机、扫描仪、键盘、鼠标、闪存驱动器、使用杆、相机和显示器等硬件毗连到种种盘算机,包括智能手机、台式机、平板电脑和条记本电脑等。USB4规范在2019年9月由USB-IF组织执行,可支持USB3、Displayport、PCIe协议隧道传输,且与ThunderBoltTM 3兼容。Type-C是USB4唯一的毗连器类型,它可以提供最大100W的功率,最大40Gbps(2x20Gbps数据速率。几天前,USB-IF宣布USB4 v2.0版本,将数据速率翻倍至80Gbps。


USB集线器普遍用于将多个装备毗连到单个主机。将其插入盘算机,然后将特另外端口用于鼠标、键盘和其他 USB 装备,所有这些都来自一个端口。同时,USB集线器可用于在多个装备之间移动数据。借助 USB PD 功效,USB 集线器可以同时为多个装备充电。据预计,到2027年,USB集线器的市场规模将增至9.77亿美元。


USB 转接驱动器是用于 USB3.x(10Gbps,以提高信号完整性并优化信号绕线。可是当涉及到USB4 20 Gbps时,信号比其上一代产品(USB3.x 10Gbps懦弱得多,使其更容易受到码间串扰、通带纹波、颤抖源、模拟失配、终端失配、线对内偏移、反射、热噪声和电源噪声。因此,USB转接驱动器的时代即将竣事。USB 重准时器支持是势必的,并已写入 USB4规范,以提供新一代信号调理解决计划。


2021年5月,USB-IF宣布了USB PD3.1规范,它可以支持最大48V和240W的功率输传输。USB PD3.1接纳双相标记编码(BMC和4b/5b符号编码/解码作为物理层,并使用很是重大的协议层和战略治理器来提供准确的电压和电流控制,以确保充电清静。该规范将为使用USB Type-C手艺的新老用户带来特另外设计时机。


灿芯半导体的 USB IP 整体解决计划包括:


USB 主机/装备/OTG/DRD:

  • USB2.0 EHCI主机

  • USB2.0 装备

  • USB3.2 Gen1(5Gbps)/Gen2(10Gbps)/Gen2×2 (2x10Gbps) xHCI 主机

  • USB3.2 Gen1(5Gbps)/Gen2(10Gbps)/Gen2×2 (2x10Gbps) 装备

  • USB2.0 OTG/DRD(双模装备)

  • USB3.2 DRD(双模装备)


USB 集线器:

  • USB2.0 集线器

  • USB3.2 集线器


USB 重准时器:

  • USB3.2(2x10Gbps) 重准时器

  • USB4(2x20Gbps) 重准时器


USB PD(供电):

  • USB Type-C PD(功率传输)V3.1 端口控制器和物理层

  • USB Type-C型电子标签,用于电子标签电缆

 “灿芯半导体是USB-IF的成员之一,开发的USB2.0 OTG PHY于2013年获得USB-IF认证,” 灿芯半导体工程副总裁刘亚东体现,“灿芯半导体始终致力于提高芯片质量和可靠性,追求更高的性能、更低的危害,起劲为客户提供更优质的手艺。灿芯半导体富厚的USB IP解决计划,可以更好地知足客户需求。”

关于灿芯半导体


灿芯半导体是一家提供一站式定制芯片及IP的高新手艺企业,为客户提供从芯片架构设计到芯片制品的一站式效劳,致力于为客户提供高价值、差别化的解决计划。


灿芯半导体的“YOU”系列IP和YouSiP(Silicon-Platform)解决计划,经由完整的流片测试验证,可普遍应用于5G、AI、高性能盘算、云端及边沿盘算、网络、物联网、工业互联网及消耗类电子等领域。其中YouSiP计划可以为系统公司、无厂半导体公司提供原型设计参考,从而快速赢得市场。


灿芯半导体建设于2008年,总部位于中国上海,在中国和美国设有5个设计研发中心和4个销售效劳处,为全球客户提供全方位的优质效劳。


详细信息请参考灿芯半导体网站

www.britesemi.com 


Follow us
ADD  上海市浦东新区紫竹路383弄东郊中心49号楼
TEL  021-68635068
Mail  info@juntong-capital.com
站内检索
【网站地图】【sitemap】